Test vectors reductoin for integrated circuit testing using horizontal hamming distance
In testing digital combinational logic for stuck-at faults, it is required to determine the most appropriate test sequence needed to detect the required number of possible faults. The exhaustive test pattern generation method is the simplest approach to implement as it produces test patterns consist...
محفوظ في:
المؤلف الرئيسي: | Alamgir, Arbab |
---|---|
التنسيق: | أطروحة |
اللغة: | English |
منشور في: |
2016
|
الموضوعات: | |
الوصول للمادة أونلاين: | http://eprints.utm.my/id/eprint/77590/1/ArbabAlamgirMFKE2016.pdf |
الوسوم: |
إضافة وسم
لا توجد وسوم, كن أول من يضع وسما على هذه التسجيلة!
|
مواد مشابهة
-
Scalable diversified antirandom test pattern generation with improved fault coverage for black-box circuit testing
بواسطة: Alamgir, Arbab
منشور في: (2022) -
Improving on board integrated circuits testing using one shared test access port and single bidirectional test data line
بواسطة: Salim Ahmad, Jayousi
منشور في: (2015) -
Random power supply as a test vector to expose soft defects in CMOS digital circuits
بواسطة: Kamisian, Izam
منشور في: (2000) -
Modified pattern generator of built-in self test for sequential circuits with reduced test time
بواسطة: Muhamad Amin, Muhamad Ridzuan Radin
منشور في: (2011) -
Digital modelling test technique for mixed mode circuits
بواسطة: Leong, Mun Hon
منشور في: (2005)